The app is a complete free handbook of VLSI with diagrams and graphs. It is part of electronics & communications engineering education which brings important topics, notes, news & blog on the subject. Download the App as quick reference guide & ebook on this electronics & communications engineering subject.
The app covers more than 90 topics of VLSI Design in detail. These topics are divided in 5 units.
You can very easily pass and succeed in your exams or interviews, the app provides quick revision and reference to the topics like a detailed flash card.
Each topic is complete with diagrams, equations and other forms of graphical representations for easy understanding. Some of topics Covered in this application are:
1. Semiconductor memories :Introduction and types
2. Read Only Memory (ROM)
3. Three transistor DRAM cell
4. One transistor DRAM Cell
5. Flash memory
6. Low - Power CMOS Logic Circuits: Introduction
7. Design of CMOS inverters
8. MOS Inverters : introduction to switching characteristics
9. Scan-Based Techniques
10. Built-In Self Test (BIST) Techniques
11. Historical prospective of VLSI Design : Moore's Law
12. Classification of CMOS digital circuit types
13. A Circuit Design Example
14. VLSI Design methodologies
15. VLSI Design flow
16. Design Hierarchy
17. Concept of regularity, modularity and locality
18. CMOS fabrication
19. Fabrication Process Flow : Basic Steps
20. Fabrication of the nMOS transistor
21. CMOS fabrication : p-well process
22. CMOS fabrication : n-well process
23. CMOS fabrication : twin tub process
24. Stick diagrams and mask layout design
25. MOS transistor : physical structure
26. The MOS System under External Bias
27. Structure and operation of MOSFET
28. The threshold voltage
29. Current voltage characteristics of MOSFET
30. Mosfet scaling
31. Effects of scaling
32. Small Geometry Effects
33. MOS Capacitances
34. MOS inverter
35. Voltage transfer characteristics (VTC) of MOS inverter
36. Inverters with n-type MOSFET load
37. Resistive load inverter
38. Design of Depletion-Load Inverters
39. CMOS inverter
40. Delay time definitions
41. Calculation of Delay Times
42. Inverter Design with Delay Constrains : Example
43. Combinational MOS Logic Circuits : introduction
44. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NOR Gate
45. MOS Logic Circuits with Depletion nMOS Loads : Generalized NOR structure with multiple inputs
46. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NOR gate
47. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NAND Gate
48. MOS Logic Circuits with Depletion nMOS Loads : Generalized NAND structure with multiple inputs
49. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NAND gate
50. CMOS logic circuits : NOR2 (two input NOR ) gate
51. CMOS NAND2 (two input NAND) gate
52. Layout of Simple CMOS Logic Gates
53. Complex Logic Circuits
54. Complex CMOS Logic Gates
55. Layout of Complex CMOS Logic Gates
56. AOI and OAI Gates
57. Pseudo-nMOS Gates
58. CMOS Full-Adder Circuit & carry ripple adder
59. CMOS Transmission Gates (Pass Gates)
60. Complementary Pass-Transistor Logic (CPL)
61. Sequential MOS logic Circuits : Introduction
62. Behavior of Bistable Elements
63. The SR Latch Circuit
64. Clocked SR Latch
65. Clocked JK Latch
66. Master-Slave Flip-Flop
67. CMOS D-Latch and Edge-Triggered Flip-Flop
68. Dynamic Logic Circuits : Introduction
69. Basic Principles of Pass Transistor Circuits
All topics are not listed because of character limitations set by the Play Store.
التطبيق هو دليل الحرة كاملة من VLSI مع المخططات والرسوم البيانية. وهو جزء من التعليم الالكترونيات والاتصالات والهندسة الذي يجمع الموضوعات الهامة والمذكرات والأخبار وبلوق حول هذا الموضوع. تحميل التطبيق كدليل مرجعي سريع ويبوك على هذا الالكترونيات والاتصالات هندسة الموضوع.
ويشمل التطبيق أكثر من 90 موضوعات من تصميم VLSI في التفاصيل. وتنقسم هذه المواضيع في 5 وحدات.
يمكنك الانتقال بسهولة جدا والنجاح في الامتحانات أو المقابلات، ويوفر التطبيق مراجعة سريعة وإشارة إلى موضوعات مثل بطاقة فلاش مفصلة.
كل موضوع كاملة مع الرسوم البيانية والمعادلات وغيرها من رسوم بيانية لفهم من السهل الأشكال. بعض من المواضيع التي تمت تغطيتها في هذا التطبيق هي:
1. ذكريات أشباه الموصلات: مقدمة وأنواع
2. قراءة الذاكرة فقط (ROM)
خلية DRAM 3. ثلاثة الترانزستور
4. واحد الترانزستور DRAM خلية
5. ذاكرة فلاش
6. انخفاض - السلطة المكمل الدوائر المنطقية: مقدمة
7. تصميم العاكسون CMOS
8. MOS العاكسون: مقدمة لخصائص التحول
9. تقنيات المسح الضوئي القائم على
10. المدمج في الاختبار الذاتي (بيست) تقنيات
11. المحتملين التاريخية VLSI تصميم: قانون مور
12. تصنيف المكمل أنواع الدوائر الرقمية
13. تصميم الدوائر مثال
14. منهجيات VLSI التصميم
تدفق 15. VLSI التصميم
16. تصميم التسلسل الهرمي
17. مفهوم الانتظام، نمطية ومحلة
18. المكمل تلفيق
19. تصنيع تدفق العملية: خطوات بسيطة
20. تصنيع الترانزستور NMOS
21. المكمل تلفيق: عملية ص جيدا
22. المكمل تلفيق: عملية ن جيدا
23. المكمل تلفيق: عملية حوض التوأم
24. المخططات عصا وتصميم تخطيط قناع
25. MOS الترانزستور: الهيكل المادي
26. نظام MOS تحت التحيز الخارجية
27. هيكل وتشغيل MOSFET
28. عتبة الجهد
29. خصائص الجهد الحالية من MOSFET
30. موسفت التحجيم
31. آثار التحجيم
تأثيرات 32. الهندسة الصغيرة
33. MOS السعة
34. MOS العاكس
35. خصائص نقل الجهد (VTC) من MOS العاكس
36. العاكسون مع تحميل MOSFET من النوع n
37. مقاوم العاكس الحمل
38. تصميم العاكسون استنفاد تحميل
39. المكمل العاكس
40. تعريفات تأخير الوقت
41. حساب تأخير تايمز
42. تصميم العاكس مع تأخير القيود: مثال
43. ميل إلى MOS الدوائر المنطقية: مقدمة
44. MOS الدوائر المنطقية مع الأحمال استنفاد NMOS: اثنان من المدخلات NOR بوابة
45. الدوائر المنطقية MOS مع الأحمال استنفاد NMOS: المعمم NOR هيكل مع مدخلات متعددة
46. الدوائر المنطقية MOS مع الأحمال استنفاد NMOS: تحليل عابر من NOR بوابة
47. الدوائر المنطقية MOS مع الأحمال استنفاد NMOS: اثنين من المدخلات ناندو البوابة
48. الدوائر المنطقية MOS مع الأحمال استنفاد NMOS: المعمم هيكل NAND ذات المدخلات المتعددة
49. الدوائر المنطقية MOS مع الأحمال استنفاد NMOS: تحليل عابر من بوابة NAND
50. CMOS منطق الدوائر: NOR2 (اثنين من المدخلات NOR) بوابة
51. المكمل NAND2 (اثنين من المدخلات NAND) بوابة
52. تخطيط بسيط المكمل المنطق غيتس
53. الدوائر المنطقية المعقدة
54. مجمع المكمل المنطق غيتس
55. تخطيط مجمع المكمل المنطق غيتس
56. الهيئة العربية للتصنيع وOAI غيتس
57. الزائفة NMOS غيتس
58. CMOS كامل الأفعى حلبة وتنفيذ الأفعى تموج
59. المكمل نقل غيتس (باس غيتس)
60. التكميلي تمرير الترانزستور المنطق (CPL)
61. متسلسل MOS الدوائر المنطق: مقدمة
62. سلوك ثنائي وضع الاستقرار عناصر
63. حلبة المزلاج ريال
64. سجلت مزلاج ريال
65. سجلت JK مزلاج
66. السيد والعبد قلاب
67. CMOS D-مزلاج والحفز حافة فليب فلوب
68. الدوائر المنطق الحيوي: مقدمة
المبادئ الأساسية 69. من الدوائر الترانزستور ممر
لا يتم سرد كافة الموضوعات بسبب القيود مجموعة أحرف من متجر Play.